熱門關鍵字

SWD (Serial Wire Debug)

SWD (Serial Wire Debug) 為 ARM 公司所制定,以 SWDIO 和 SWDCLK 兩隻接腳構成的測試協議。可用來作為 CoreSight™ Debug Access Port 的測試協議,為 JTAG 在低接腳數限制時的替代方案。

邏輯分析儀

TB3016F

TB3016F

TravelBus 系列 規格書 PDF

MSO2116E

MSO2116E

MSO2000 系列 規格書 PDF

型號 TB3016F MSO2116E
解碼 y y

類比通道

y

SWD 解碼

匯出為 TXT/CSV

在邏輯分析儀模式下,點擊報告區上方的圖示,可將解碼資料匯出為 TXT/CSV 檔案。

Export Icon

設定 SWD 解碼 步驟說明

1. 點擊 快速設定新增協定分析通道 可建立所需的通道與相關設定。

2. 選擇 SWD(Serial Wire Debug) 進行解碼。

3. 若使用 快速設定,系統會提供 觸發條件取樣率觸發準位 及 通道設定方式 的建議設定值。

4. 點擊圖示以進入 解碼設定 畫面。

Image 1
Image 2

解碼設定

SWDIO:I/O訊號

SWDCLK:Clock訊號

Select Reg 初始設定:在未知 AP Select Register 初始值的情形下,LA 只會顯示 Address 的數值而不是相對應的 Register,使用者可以手動設定 AP Select Register 中 Bank 和 Ctrl/Select 初始值。

位元方向:選擇 SWD 訊號中的資料為 LSB 或是 MSB。

顯示 DP Reg Bit Assignments:顯示 DP Register 內容所代表的意義。

連結 AP 設定:可選擇 MEM-AP 和 JTAG-AP 兩種類型的 AP Register 解碼方,若使用者選擇為 Other 時,AP 的資料就只顯示 Bank X Register X,而不做更進一步的解釋。

顯示 AP Reg Bit Assignments:顯示 AP Register 內容所代表的意義,選擇 MEM-AP 或是 JTAG-AP 時才會開放使用。

MEM-AP 初始設定

選擇 MEM-AP 時,可以對 MEM-AP 的內容初始化設定,在資料擷取的過程中如遇到相對應資料位置的 Register 時,資料也會隨著 Bus 的內容更新。勾選 Endian 的勾選欄後便會開啟顯示資料和相對應的讀寫位址的功能。

Filter 設定:可設定過濾不需要觀察的 Register。

SWD 分析範例波形檔

我們使用 cookies 來了解您如何使用我們的網站並改善您的體驗。 繼續使用我們的網站,即表示您接受我們使用 cookies,點此查看 隱私政策