熱門關鍵字

SPI NAND

SPI NAND Flash Memory系列, 使用 SPI/QPI傳輸協定作為其資料傳輸之通訊方式。 SPI NAND 匯流排分析提供使用者檢視訊號時, 可同時查看命令及輸入輸出匯流排訊息, 節省使用者使用 SPI匯流排分析波形的時間。

邏輯分析儀

1. 支援型號:TL4234BMSO2216BMSO3124HMSO3124VLA4068BLA4136BBF7264 Pro 搭配 LA option

2. 推薦型號:TL4234B

3. 支援廠牌:Dosilicon, ESMT, Fudan, GigaDevice, Macronix, Micron, SkyHigh, Winbond, Xtxtech (Paragon), ZettaDevice。

TL4234B

TL4000系列 規格書 PDF

SPI NAND 解碼

匯出為 TXT/CSV

在邏輯分析儀模式下,點擊報告區上方的圖示,可將解碼資料匯出為 TXT/CSV 檔案。

Export Icon

設定 SPI NAND 解碼 步驟說明

1. 點擊 快速設定新增協定分析通道 可建立所需的通道與相關設定。

2. 選擇 SPI NAND 進行解碼。

3. 若使用 快速設定,系統會提供 觸發條件取樣率觸發準位 及 通道設定方式 的建議設定值。

4. 點擊圖示以進入 解碼設定 畫面。

Image 1
Image 2

解碼設定

CS#:訊號傳輸之 Chip Select。

SCLK:訊號傳輸之 Clock。

SIO0 – SIO3:資料傳輸之 Data 腳位。

Start up reading mode:可選擇初始分析時的讀取狀態。

Command deselect time:可調整分析判斷 CS# 無效所需要的維持時間。

Clock LOW to output valid:可調整分析判斷實際資料的位置。

觸發設定

Channel:選擇通道,根據不同模式可使用 4 到 6 個通道。

CS Glitch Trigger:此設定可以開啟觸發 CS 雜訊功能,與語句式條件觸發為平行架構,何者先發生就會觸發在該位置。設定時可分別針對 High Pulse 及 Low Pulse 作觸發,最小刻度為 0.625 ns,最大值為 80 ns。

tSHSL 及 tCLQV 設定:調整拉桿設定 tSHSL 及 tCLQV 可以使觸發更為貼近 IC 的運作模式,也可以取消勾選忽略 tSHSL 的設定值。需要注意的是,若 tCLQV 數值設定錯誤,有可能導致 Data 欄位的觸發失敗。

Clause Trigger:請參考匯流排協議語句式觸發說明。

觸發條件設定區:此區會顯示左方觸發流程中各個階層內所包含的詳細觸發條件。設定參數時需注意工作模式的選擇,並拖曳滑桿以選擇工作模式。

SPI NAND 分析範例波形檔

我們使用 cookies 來了解您如何使用我們的網站並改善您的體驗。 繼續使用我們的網站,即表示您接受我們使用 cookies,點此查看 隱私政策