熱門關鍵字

Serial NOR Flash (Single, Dual, Quad, Octal mode)

串列快閃記憶體是一種使用 SPI 介面存取資料的輕巧、低功耗快閃記憶體。相較於平行快閃記憶體,它具備多項優勢,包括減少 PCB 走線數量、節省空間及降低成本,因此廣泛應用於 PC、筆記型電腦、電視及其他消費性電子產品中的 BIOS 晶片。

隨著智慧車輛的興起,汽車電子對於更安全的儲存及更高速的資料傳輸需求日益增加,促使高速 Octal NOR Flash 快閃記憶體逐漸被採用。為滿足此需求,Acute 免費升級了 LA4000 系列邏輯分析儀,新增對 Octal NOR Flash 快閃記憶體的解碼與觸發支援。LA4000 系列邏輯分析儀具備高取樣率與深記憶體,為汽車系統提供進階的 debug 功能。


Octal NOR Flash

1. 支援型號:LA4068BLA4136BBF7264 Pro 搭配 LA option

2. 推薦型號:LA4068B

3. 支援廠牌:GigaDevice, ISSI, Infineon, Macronix, Micron, Winbond。

LA4068B

LA4000系列 規格書 PDF

Single, Dual, Quad NOR Flash

1. 支援型號:TL4234BMSO2216BMSO3124HMSO3124VLA4068BLA4136BBF7264 Pro 搭配 LA option

2. 推薦型號:TL4234B

3. 支援廠牌:Atmel, Boya, Dosilicon, ESMT (EON), FMSH, GaintTec, GigaDevice, Infineon, ISSI, Macronix, Microchip (SST), Micron, NOR-MEM, Puyasemi, Spansion, ST, UCUN, Winbond, XMC, XTX, Zbit。

TL4234B

TL4000系列 規格書 PDF

Octal NOR Flash 解碼

Duel NOR Flash 解碼

匯出為 TXT/CSV

在邏輯分析儀模式下,點擊報告區上方的圖示,可將解碼資料匯出為 TXT/CSV 檔案。

Export Icon

設定 Serial Flash 解碼 步驟說明

1. 點擊 快速設定新增協定分析通道 可建立所需的通道與相關設定。

2. 選擇 Serial Flash 進行解碼。

3. 若使用 快速設定,系統會提供 觸發條件取樣率觸發準位 及 通道設定方式 的建議設定值。

4. 點擊圖示以進入 解碼設定 畫面。

Image 1
Image 2

解碼設定

CS#:訊號傳輸之 Chip select。

SCLK:訊號傳輸之 Clock。

SIO0 – SIO3:資料傳輸之 Data 腳位。

製造商/型號:此功能主要是選擇正確的 Flash 型號、tCLQV 以及 tSHSL,以便於命令解析用。若沒找到完全符合的型號時,使用者亦可選擇命令格式相容的型號即可。

Flash 初始模式設定:由於 Serial Flash 可使用命令切換工作模式,邏輯分析儀擷取到波形時,因為不曉得實際 Serial Flash 現行的工作模式,所以若有需要時,須請使用者告知。當使用者選擇的 Flash 型號不支援模式切換時,相關選項就會被關閉無法設定。

QPI 模式:指的是 Quad Peripheral Interface Mode 或稱 Quad SPI Mode。

4-Byte 模式:指的是 4-Byte Address Mode。

PEM 模式:指的是 Performance Enhance Mode。

Dummy Cycles:有些 Read 指令要等候 Dummy cycles,其等候的 cycle 數量可預先設定。

Wrap Around:可預設 Wrap around 的數值。

QE bit:Status register 內的 QE bit,可作為 QPI mode enable/disable 控制。

僅對 SI 解碼:若此選項打勾時,程式將會使用單線模式 (Single mode) 3 線模式來分析波形。這 3 線分別是 CS# / SCLK / SI。

僅對 Single 模式解碼:若此選項打勾時,程式將會使用單線模式 (Single mode) 4 線模式來分析波形。這 4 線分別是 CS / Clock / SI / SO。此時,程式將會忽略切換多線模式之命令。若兩者都沒打勾,程式將會根據所選擇之 Flash 型號進行 4 線或 6 線模式進行分析。

Command unknown 時:僅對 SO 或 SI 解碼。

觸發設定

Channel:選擇通道,根據不同模式可使用 4 到 6 個通道。

CS Glitch Trigger:此設定可以開啟觸發 CS 雜訊功能,與語句式條件觸發為平行架構,何者先發生就會觸發在該位置。設定時可分別針對 High Pulse 及 Low Pulse 作觸發,最小刻度為 0.625 ns,最大值為 80 ns。

tSHSL 及 tCLQV 設定:調整拉桿設定 tSHSL 及 tCLQV 可以使觸發更為貼近 IC 的運作模式,也可以取消勾選忽略 tSHSL 的設定值。需要注意的是,若 tCLQV 數值設定錯誤,有可能導致 Data 欄位的觸發失敗。

Clause Trigger:請參考匯流排協議語句式觸發說明。

觸發條件設定區:此區會顯示左方觸發流程中各個階層內所包含的詳細觸發條件。設定參數時需注意工作模式的選擇,並拖曳滑桿以選擇工作模式。

Serial Flash (SPI Flash) 分析範例波形檔

我們使用 cookies 來了解您如何使用我們的網站並改善您的體驗。 繼續使用我們的網站,即表示您接受我們使用 cookies,點此查看 隱私政策