热门关键字

Serial NOR Flash (Single, Dual, Quad, Octal mode)

串行闪存是一种使用 SPI 接口存取数据的轻巧、低功耗闪存。相较于并行闪存,它具备多项优势,包括减少 PCB 走线数量、节省空间及降低成本,因此广泛应用于 PC、笔记本电脑、电视及其他消费性电子产品中的 BIOS 芯片。

随着智能汽车的兴起,车载电子对更安全的存储及更高速的数据传输需求日益增加,促使高速 Octal NOR Flash 闪存逐渐被采用。为满足此需求,Acute 免费升级了 LA4000 系列逻辑分析仪,新增对 Octal NOR Flash 闪存的解码与触发支持。LA4000 系列逻辑分析仪具备高采样率与深存储,为汽车系统提供先进的调试功能。

Octal NOR Flash

1. 支持型号:LA4068BLA4136BBF7264 Pro 搭配 LA 方案选购

2. 推荐型号:LA4068B

3. 支持厂牌:GigaDevice, ISSI, Infineon, Macronix, Micron, Winbond。

LA4068B

LA4000 系列 技术指标 PDF

Single, Dual, Quad NOR Flash

1. 支援型號:TL4234BMSO2216BMSO3124HMSO3124VLA4068BLA4136BBF7264 Pro 搭配 LA 方案选购

2. 推薦型號:TL4234B

3. 支援厂商:Atmel, Boya, Dosilicon, ESMT (EON), FMSH, GaintTec, GigaDevice, Infineon, ISSI, Macronix, Microchip (SST), Micron, NOR-MEM, Puyasemi, Spansion, ST, UCUN, Winbond, XMC, XTX, Zbit。

TL4234B

TravelLogic 系列 技术指标 PDF

Octal NOR Flash 解码

Duel NOR Flash 解码

保存成 TXT/CSV

在逻辑分析仪模式下,点击报告区上方的图示,可将解码资料保存成 TXT/CSV 档案。

Export Icon

设置 Serial Flash 解码 步骤说明

1. 点击 快速设置新增协议分析通道 来创建所需的通道及相关设置。

2. 选择 Serial Flash 进行解码。

3. 如果使用 快速设置,系统会提供 触发条件采样率门限电平 及 通道设置方式 的建议值。

4. 点击齿轮图标进入 解码设置 页面。

Protocol Quick Setup
Add Protocol Decode

解码设置

CS#:信号传输的 Chip select。

SCLK:信号传输的 Clock。

SIO0 – SIO3:数据传输的 Data 引脚。

制造商/型号:此功能主要是选择正确的 Flash 型号、tCLQV 以及 tSHSL,以便于命令解析用。若没找到完全符合的型号时,用户亦可选择命令格式兼容的型号即可。

Flash 初始模式设置:由于 Serial Flash 可使用命令切换工作模式,逻辑分析仪捕捉到波形时,由于不知实际 Serial Flash 当前的工作模式,若有需要时,须请用户告知。当用户选择的 Flash 型号不支持模式切换时,相关选项将被关闭,无法设置。

QPI 模式:指的是 Quad Peripheral Interface Mode 或称 Quad SPI Mode。

4-Byte 模式:指的是 4-Byte Address Mode。

PEM 模式:指的是 Performance Enhance Mode。

Dummy Cycles:有些 Read 指令需要等待 Dummy cycles,其等待的 cycle 数量可预先设置。

Wrap Around:可预设 Wrap around 的数值。

QE bit:Status register 内的 QE bit,可作为 QPI mode enable/disable 控制。

仅对 SI 解码:若此选项勾选时,程序将会使用单线模式 (Single mode) 3 线模式来分析波形。这 3 线分别是 CS# / SCLK / SI。

仅对 Single 模式解码:若此选项勾选时,程序将会使用单线模式 (Single mode) 4 线模式来分析波形。这 4 线分别是 CS / Clock / SI / SO。此时,程序将会忽略切换多线模式的命令。若两者都没勾选,程序将会根据所选择的 Flash 型号进行 4 线或 6 线模式进行分析。

Command unknown 时:仅对 SO 或 SI 解码。

触发设置

Channel:选择通道,根据不同模式可使用 4 到 6 个通道。

CS Glitch Trigger:此设置可以开启触发 CS 噪声功能,与语句式条件触发为平行架构,何者先发生就会触发在该位置。设置时可分别针对 High Pulse 及 Low Pulse 作触发,最小刻度为 0.625 ns,最大值为 80 ns。

tSHSL 及 tCLQV 设置:调整拉杆设置 tSHSL 及 tCLQV 可以使触发更为贴近 IC 的运作模式,也可以取消勾选忽略 tSHSL 的设置值。需要注意的是,若 tCLQV 数值设置错误,有可能导致 Data 栏位的触发失败。

Clause Trigger:请参考总线协议语句式触发说明。

触发条件设置区:此区会显示左方触发流程中各个阶层内所包含的详细触发条件。设置参数时需注意工作模式的选择,并拖曳滑杆以选择工作模式。

Serial Flash (SPI Flash) 分析范例波形档

我们使用 cookies 来了解您如何使用我们的网站并改善您的体验。继续使用我们的网站,即表示您接受我们使用 cookies,点此查看隐私政策